咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >RS系列编译码器的设计与FPGA实现 收藏

RS系列编译码器的设计与FPGA实现

作     者:张宏伟 池忠明 朱杰 

作者机构:上海交通大学电子工程系上海200240 上海卫星工程研究所上海200240 

出 版 物:《计算机与信息技术》 (Computer & Information Technology)

年 卷 期:2007年第10期

页      面:1-5页

学科分类:080902[工学-电路与系统] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

主  题:RS码 卷积码 欧几里德算法 FPGA 

摘      要:本文介绍了RS(255,223)编译码器的实现,其中RS编码器的设计中,利用有限域常数乘法器的特性对编码电路进行优化,将所有的乘法器转化为加法器。RS译码器采用欧几里德算法,同时考虑到并行结构所需的硬件资源较多,译码器均采用串行结构实现。这些技术的采用大大提高了RS编译码器的效率,在保证速度的同时最大限度地减少了资源占用。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分