咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >通信专用新型二维可配置协处理器架构研究 收藏

通信专用新型二维可配置协处理器架构研究

A novel two-level reconfigurable communication-specific coprocessor architecture

作     者:赵旭莹 李桓 王晓琴 王东琳 ZHAO Xuying;LI Huan;WANG Xiaoqin;WANG Donglin

作者机构:中国科学院大学计算机与控制学院北京100190 中国科学院自动化研究所国家专用集成电路设计工程技术研究中心北京100190 

出 版 物:《哈尔滨工程大学学报》 (Journal of Harbin Engineering University)

年 卷 期:2018年第39卷第12期

页      面:2011-2016页

核心收录:

学科分类:080904[工学-电磁场与微波技术] 0810[工学-信息与通信工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 080402[工学-测试计量技术及仪器] 0804[工学-仪器科学与技术] 081001[工学-通信与信息系统] 

基  金:国家科技支撑计划(2014BAH32B00) 中国科学院战略性先导科技专项(XDA06011000) 

主  题:协处理器架构 通信处理器 二维配置 工作模式 私有参数 总线互连功耗 带宽占用比 调度频率 

摘      要:针对当前主流通信协处理器架构存在互连网络功耗较大、调度频繁等问题,提出一种面向通信处理器的新型二维可配置协处理器架构。第一维配置为工作模式和协处理器公共参数配置,由主处理器发起,协处理器实时响应;第二维配置为加速引擎私有参数配置,由主处理器离线完成。通过功耗评估模型,该架构总线互连网络功耗仅为主流通信处理器架构的1/3;对于无线通信标准数据帧处理,总线带宽占用比由6. 88%降到2. 05%。基于此架构,对面向基站的无线通信接收端协处理器进行了设计实现。在数据吞吐方面与TMS320C6670中加速引擎对比,其中viterbi译码器加速比为3. 3,turbo译码器加速比为2. 8,可满足人们不断增长的高速数据传输需求。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分