咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种用于神经计算的竞争电路的设计 收藏

一种用于神经计算的竞争电路的设计

The Design of “Winner Take All” Circuit for Neural Computation

作     者:丁保延 江科 章倩苓 

作者机构:复旦大学专用集成电路与系统国家重点实验室 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:1997年第27卷第2期

页      面:90-93页

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:国家自然科学基金 

主  题:神经网络 VLSI 竞争电路 CMOS 设计 

摘      要:作为一种重要的神经元网络的竞争电路,以往的电路实现结构往往有电路复杂度大和相互联接过多的缺点,不利于VLSI实现。在rail-to-rail放大器结构的基础上,提出了一种新的CMOS电路实现方法,解决了这些问题。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分