咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种采用时间交织结构的低功耗Pipelined SAR模数转... 收藏

一种采用时间交织结构的低功耗Pipelined SAR模数转换器设计

Design of a Time-Interleaved Low Power Pipelined SAR ADC

作     者:周浩 沈骁樱 陈迟晓 叶凡 任俊彦 ZHOU Hao;SHEN Xiao-ying;CHEN Chi-xiao;YE Fan;REN Jun-yan

作者机构:复旦大学专用集成电路与系统国家重点实验室上海201203 

出 版 物:《复旦学报(自然科学版)》 (Journal of Fudan University:Natural Science)

年 卷 期:2015年第54卷第2期

页      面:184-189页

核心收录:

学科分类:080902[工学-电路与系统] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:国家高技术研究发展计划重大专项资助项目(2013AA014101) 

主  题:模数转换器 流水线 逐次逼近 低功耗 

摘      要:设计了一款低功耗12bit 100MS/s流水线逐次逼近型模数转换器(Pipelined SAR ADC),提出了一种第二级子模数转换器时间交织的结构,改善了模数转换器的采样率;优化Pipelined SAR ADC前后级子ADC的位数关系,同时结合半增益运算放大器技术,降低了运放的设计难度,减小了运放的功耗.本设计是在TSMC65nm LP工艺下设计实现的,在电源电压为1.2V,采样率为100MS/s,输入信号为49.1MHz时,此ADC可达到69.44dB的信噪比(SNDR)和74.04dB的无杂散动态范围(SFDR),功耗为8.6mW.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分