咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >UM-BUS总线及接入式体系结构 收藏

UM-BUS总线及接入式体系结构

UM-BUS and a Plug and Play Architecture

作     者:张伟功 周继芹 李杰 王晶 丁瑞 邓哲 王嘉佳 杜瑞 ZHANG Wei-gong;ZHOU Ji-qin;LI Jie;WANG Jing;DING Rui;DENG Zhe;WANG Jia-jia;DU Rui

作者机构:首都师范大学信息工程学院北京100048 北京数学与信息交叉科学2011协同创新中心北京100048 山东航天电子技术研究所山东烟台264003 北京市高可靠嵌入式系统工程技术研究中心北京100048 

出 版 物:《电子学报》 (Acta Electronica Sinica)

年 卷 期:2015年第43卷第9期

页      面:1776-1785页

核心收录:

学科分类:08[工学] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)] 

基  金:国家自然科学基金(No.61170009) 北京市自然科学基金(No.4132016) 北京市属高等学校创新团队建设与教师职业发展计划 北京市教委科技基地建设项目 

主  题:综合电子系统 冗余容错 高速总线 动态重构 “接入式”体系结构 UM-BUS 

摘      要:本文针对航天航空等领域综合电子系统在小型化、一体化设计及信息综合利用等方面的需求,提出一种可动态重构的高速串行通信总线(UM--BUS),采用N(≤32)通道并发传输,通信速率可达6.4Gbps,采用总线型拓扑结构,最大通信距离40m,支持最多30个节点直接互连,具有远程存储访问能力,采用命令应答式协议提供QoS与实时性保证;通过并发通道相互冗余与动态重构,在允许50%性能降低的情况下,能够对N/2通道故障动态容错.在UM-BUS总线基础上,本文提出一种新型的接入式体系结构模型,在不改变系统逻辑结构的前提下,能够突破机箱结构限制,将逻辑功能分散嵌入到控制测量对象内部,实现功能模块接入即用,使得综合电子系统一体化设计成为可能.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分