咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种基于FPGA的ISA航空总线设计方法 收藏

一种基于FPGA的ISA航空总线设计方法

Implementation of ISA Aviation Bus Interface on FPGA System

作     者:安磊 梁尚军 邴洋海 

作者机构:中国人民解放军驻沈阳飞机工业集团有限公司军事代表室辽宁沈阳110034 

出 版 物:《飞机设计》 (Aircraft Design)

年 卷 期:2012年第32卷第4期

页      面:45-49页

学科分类:08[工学] 0812[工学-计算机科学与技术(可授工学、理学学位)] 

主  题:Nios Ⅱ处理器 FPGA 自定义IP核 Verilog硬件描述语言 

摘      要:Nios Ⅱ处理器是Altera公司推出的基于SOPC系统的嵌入式软核处理器。在Quartus Ⅱ软件的SOPC Builder工具中,用户可以利用Nios Ⅱ处理器、标准配套外围设备以及用户自定义的逻辑接口IP核来创建适用的Nios Ⅱ嵌入式系统,再将设计下载到Altera公司的FPGA中进行实现。本文在Quartus Ⅱ软件中使用Verilog硬件描述语言创建了基于Avalon总线的ISA总线接口逻辑,并在SOPC Builder中实现对此元件的封装,使之成为可供Nios Ⅱ系统使用IP核。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分