咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种新结构的判决反馈时序估计电路 收藏

一种新结构的判决反馈时序估计电路

A New Architecture of Decision Feedback Sequence Estimator

作     者:吴新华 任俊彦 叶凡 刘爱林 WU Xin-hua;REN Jun-yan;YE Fan;LIU Ai-lin

作者机构:复旦大学专用集成电路与系统国家重点实验室上海200433 

出 版 物:《复旦学报(自然科学版)》 (Journal of Fudan University:Natural Science)

年 卷 期:2005年第44卷第6期

页      面:983-988页

核心收录:

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:国家"八六三"计划资助项目(2003AA1Z1160) 

主  题:半导体 千兆以太网 判决反馈时序估计 混合结构 信噪比增益 误码率 

摘      要:千兆以太网的四维8状态网格编码提供了无干扰无噪声情况下的6 dB信噪比增益,判决反馈时序估计电路被用于消除后馈干扰、抑制噪声及译码.从信噪比与误码率、关键路径与速度及硬件复杂度等方面模拟比较了该电路的几种实现形式,提出了一种预均衡器与流水线并行判决反馈译码器的混合式结构,它能获取5.3 dB的信噪比增益从而降低误码率,并以合适的硬件代价达到协议规定的125 MHz速度要求,同时确定了利用这种混合结构实现判决反馈时序估计电路的主要设计参数.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分