咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的硬件协议栈精简实现 收藏

基于FPGA的硬件协议栈精简实现

Design and Implementation of Reduced Hardware Protocol Stack Based on FPGA

作     者:胡冠敏 徐志军 许广杰 

作者机构:解放军理工大学通信工程学院研究生1队 解放军理工大学通信工程学院电子信息工程系 

出 版 物:《军事通信技术》 (Journal of Military Communications Technology)

年 卷 期:2011年第32卷第3期

页      面:61-65页

学科分类:0810[工学-信息与通信工程] 08[工学] 081001[工学-通信与信息系统] 

主  题:现场可编程门阵列 协议栈 用户数据包协议 硬件描述语言 千兆网 模块化 

摘      要:数据传输过程中准确性与高速性是基本的指标。针对高速网络内数据传输量大的应用需求,文章利用硬件描述语言,将TCP/IP中与UDP相关的协议栈按需精简后移植入FPGA中,通过UDP协议在硬件平台中开发网络数据传输的应用以切合大数据量的需求。在保证准确性的前提下,网络数据传输速率达到千兆网的性能。该设计使协议栈模块硬件化,易于集成在具有网络数据传输需求的系统或设备中。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分