咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >全兼容IEEE1149.1的MIPS CPU CORE可测性... 收藏

全兼容IEEE1149.1的MIPS CPU CORE可测性设计

Fully IEEE1149.1 compatible DFT solution for MIPS CPU CORE

作     者:陆正毅 孙承绶 程君侠 

作者机构:复旦大学专用集成电路与系统国家重点实验室上海200433 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2004年第21卷第7期

页      面:6-9页

学科分类:081203[工学-计算机应用技术] 08[工学] 0835[工学-软件工程] 0812[工学-计算机科学与技术(可授工学、理学学位)] 

基  金:863计划SOC项目组资助(2002AA1Z1060) 

主  题:可测性设计 软硬件协同设计 JTAG 

摘      要:提出了一种采用软硬件协同工作的方式来实现MIPSCPUCORE的可测性设计(DFT)方案。硬件全兼容IEEE1149.1(JTAG)标准,支持单步、断点(6个),内部关键寄存器的查看,并具有可扩充性;软件采用GUI编程开发,达到可视化DEBUG。本设计对于减少CPU开发的测试成本,提高开发效率,以及CPU测试DFT策略的经验积累,都有着一定的意义。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分