咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于CPLD的可编程数字频率计的设计 收藏

基于CPLD的可编程数字频率计的设计

Design of Programmable Frequency Counter Based on ispLSI 1032E Devices

作     者:高鹏 张恩平 GAO Peng ZHANG En-ping

作者机构:济南大学信息学院济南250022 

出 版 物:《山东电子》 (Shandong Electronics)

年 卷 期:2002年第4期

页      面:27-30页

学科分类:080802[工学-电力系统及其自动化] 0808[工学-电气工程] 08[工学] 

主  题:CPLD 可编程 数字频率计 在系统可编程逻辑器件 

摘      要:采用美国Lattice公司生产的在系统可编程 (ISP)大规模集成逻辑器件 (CPLD)ispLSI 10 32E芯片实现可编程数字频率计的设计 ,其设计方法简便、高效、无风险 ,且能提高系统的可靠性及灵活性。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分