咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >可自适应变频嵌入式微处理器核的设计 收藏

可自适应变频嵌入式微处理器核的设计

Design of Adaptive Variable-Frequency Embedded Microprocessor

作     者:李侠 周晓方 张海清 章倩苓 LI Xia;ZHOU Xiao-fang;ZHANG Hai-qing;ZHANG Qian-ling

作者机构:复旦大学专用集成电路与系统国家重点实验室上海200433 

出 版 物:《小型微型计算机系统》 (Journal of Chinese Computer Systems)

年 卷 期:2006年第27卷第2期

页      面:335-338页

核心收录:

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:上海市科委SDC项目(037062020)资助 国家"八六三"计划项目(2003AA1Z1120)资助 

主  题:变频技术 功耗管理技术 低功耗设计 嵌入式微处理器核 

摘      要:变频技术是一种非常实用的低功耗设计技术.本文设计了与MIPS32-4Kec指令兼容的嵌入式微处理器核SRISC-I,并内嵌锁相环(PLL)作为时钟发生电路,该微处理器核在软件控制下可自适应地改变工作频率.除正常的工作模式外,SRISC-I还支持空闲、休眠模式,可停止整个系统时钟及PLL的运行,有效地降低了功耗.仿真结果表明,在0.18umCMOS工艺下,SRISC-I最高频率达到250MHz,在PLL的控制下其工作频率可以以10MHz的步长改变.同时,给出了SRISC-I在不同频率下运行Dhrystone2.1程序的功耗,250MHz时为82.466mWatt,而在休眠模式下仅为28uWatt.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分