咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于卷积编码的SOC测试响应压缩研究 收藏

基于卷积编码的SOC测试响应压缩研究

作     者:韩银和 李华伟 李晓维 AnshumanChandra 

作者机构:中国科学院计算技术研究所先进测试技术实验室北京100080 中国科学院研究生院北京100039 Synopsys Inc 700 E Middlefield Rd Mountain View CA 94043 USA 

出 版 物:《中国科学(E辑)》 (Science in China(Series E))

年 卷 期:2006年第36卷第6期

页      面:686-697页

核心收录:

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:国家重点基础研究发展计划(2005CB321604和2005CB321605) 国家自然科学基金(批准号:90207002 60576031) 北京市重点科技项目(H020120120130)资助 

主  题:SOC测试 测试响应压缩 卷积码 错误位混淆率 未知位掩盖 

摘      要:提出一种单输出压缩方法.首先提出了码率为n/(n?1)、距离为3的卷积码的设计规则,利用这些规则可得到卷积码的校验矩阵,该校验矩阵的实现电路即是能够提供单输出压缩的响应压缩电路.所设计的压缩电路可避免2个和任意奇数个错误位的混淆、避免一个未知位(X位)对特征的掩盖.利用概率论分析了未知位掩盖效应.如果未知位分布具有聚簇特征,那么提出的多重量校验矩阵设计算法能够大大降低未知位的掩盖效应.最后用一些实验数据验证了所提出的压缩电路能够提供较强的未知位容忍能力和非常低的错误位混淆率.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分