咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于K渐变传输线的TIADC低失配宽带前端功率分配器设计 收藏

基于K渐变传输线的TIADC低失配宽带前端功率分配器设计

Low-Mismatch High-Speed Power Divider Design for TIADC Front End Based on Klopfenstein Impedance Taper

作     者:霍然 邹月娴 Huo Ran;Zou Yuexian

作者机构:北京大学深圳研究生院信息工程学院深圳518055 

出 版 物:《数据采集与处理》 (Journal of Data Acquisition and Processing)

年 卷 期:2011年第26卷第6期

页      面:702-708页

核心收录:

学科分类:0810[工学-信息与通信工程] 08[工学] 081001[工学-通信与信息系统] 

基  金:国家自然科学基金(60775003)资助项目 深圳市科技计划资助项目 

主  题:K渐变 并行交替模拟数学转换器 前端模块 功率分配器 

摘      要:并行交替模拟数字转换器(Time-interleaved analog-to-digital convertor,TIADC)是实现高速高精度模拟数字转换的有效方法。TIADC中各通道电气特性的不一致引入了通道间失配,这大大降低了TIADC系统的性能。宽带低失配TIADC前端模块的设计和实现是降低TIADC系统通道失配的关键。本文针对超高速高精度TIADC系统,提出了基于K渐变传输线的宽带低失配功率分配器架构,并针对8通道12 bit 4 Gsps的TIADC系统进行设计、仿真和实现研究。研究结果表明,本设计具有通道易扩展、宽带和低失配的优良特性,为高速高精度TIADC系统的低失配宽带前端功率分配器设计提供了可行方案。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分