咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的Turbo码译码器设计与实现 收藏

基于FPGA的Turbo码译码器设计与实现

Design and Implementation of Turbo Decoder Based on FPGA

作     者:薛礼妮 刘展威 XUE Li-ni;LIU Zhan-wei

作者机构:华北电力大学电气与电子工程学院北京102206 石家庄铁道学院计算机与信息工程学院石家庄050043 

出 版 物:《太原理工大学学报》 (Journal of Taiyuan University of Technology)

年 卷 期:2010年第41卷第3期

页      面:260-264页

学科分类:07[理学] 08[工学] 070104[理学-应用数学] 081101[工学-控制理论与控制工程] 0701[理学-数学] 0811[工学-控制科学与工程] 

主  题:Turbo码 Log-MAP算法 滑动窗 FPGA 

摘      要:对Turbo码的Log-MAP译码算法进行了研究,引入滑动窗技术对Log-MAP译码算法进行了优化,并设计了适合硬件实现的流水线结构的译码器。结合3G标准规定的数据速率,对译码器和交织器进行硬件电路的设计和FPGA实现。仿真结果表明所设计的电路在译码性能和延迟方面满足实际要求,具有一定的实用价值。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分