咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种基于FPGA实时可配置的数字相关器 收藏
一种基于FPGA实时可配置的数字相关器

一种基于FPGA实时可配置的数字相关器

专利申请号:CN200910038540.8

公 开 号:CN101534183B

发 明 人:徐润博 冯久超 

代 理 人:李卫东

代理机构:44245 广州市华学知识产权代理有限公司

专利类型:授权发明

申 请 日:20110406

公 开 日:20090410

专利主分类号:H04B1/7183(20110101)

关 键 词:电路 数据格式转换 数字相关 模拟信号 数字信号 高速ADC 相关峰 数字信号处理器 数据缓存单元 数字相关器 对接收到 多位数据 基带信号 数据速率 相关判断 相关运算 相关码 相关器 转换 鉴频 解调 跳频 量化 修正 判决 转变 

摘      要:本发明公开了一种基于FPGA实时可配置的数字相关器,包括高速ADC、数据格式转换电路、数字信号处理器和数字相关电路;高速ADC接收经鉴频解调后的模拟信号,将模拟信号转变为数字信号,并把转换后的数字信号送到数据格式转换电路;数据格式转换电路运用判决单元将ADC量化后的多位数据转换成一位数据,再经过数据缓存单元把数据速率降为基带信号的速率,并送入数字相关电路;数字相关电路利用FPGA实现,把DSP送来的相关码和从数据格式转换电路得到的数据进行相关运算,输出相关峰,通过相关峰来修正跳信号,实现跳频初同步。本发明对接收到的每位RXD信号进行了多次相关判断,不会出现漏相关和误相关,增强了相关器的可靠性。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分