版权所有:内蒙古大学图书馆 技术提供:维普资讯• 智图
内蒙古自治区呼和浩特市赛罕区大学西街235号 邮编: 010021
专利申请号:CN201821674797.3
公 开 号:CN209328488U
专利类型:实用新型
申 请 日:20190830
公 开 日:20181016
专利主分类号:G09G3/32(20160101)
关 键 词:阻抗匹配 模组 阻抗匹配组件 信号源端 负载端 阻抗匹配器件 一端连接 电连接 时钟信号波形 拓扑结构电路 本实用新型 完整性问题 改善信号 驱动芯片 时钟信号 刷新率 升高
摘 要:本实用新型涉及一种拓扑结构电路,包括:信号源端,用于提供时钟信号;负载端,包括多个驱动芯片;及阻抗匹配组件,信号源端通过阻抗匹配组件连接于负载端,阻抗匹配组件包括第一阻抗匹配模组和第二阻抗匹配模组,第一阻抗匹配模组一端电连接于信号源端,另一端电连接于第二阻抗匹配模组,第二阻抗匹配模组的一端连接于第一阻抗匹配模组,另一端连接于负载端,第二阻抗匹配模组包括至少一个阻抗匹配器件。通过设置阻抗匹配组件,阻抗匹配组件包括第一阻抗匹配模组和第二阻抗匹配模组,第二阻抗匹配模组包括至少一个阻抗匹配器件,能够明显的改善信号的完整性问题,提升时钟信号波形的质量,同时还可以改善高刷新率带来的EMC升高的问题。