咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种数字信号处理器DSP的非易失性大容量高速数据存储装置 收藏
一种数字信号处理器DSP的非易失性大容量高速数据存储装置

一种数字信号处理器DSP的非易失性大容量高速数据存储装置

专利申请号:CN201910689501.8

公 开 号:CN110334041A

发 明 人:王胜国 吴霞飞 宋颖祥 

代 理 人:王聚才

代理机构:41104 郑州联科专利事务所(普通合伙)

专利类型:发明申请

申 请 日:20191015

公 开 日:20190729

专利主分类号:G06F13/16(20060101)

关 键 词:现场可编程逻辑器件FPGA 存储芯片 高速串行接口 高速通信接口 高速数据存储 非易失性 大容量 数字信号处理器DSP 可编程逻辑器件 处理数据 传输数据 存储数据 目标识别 数据发送 数据通过 存储 发送 通信 保证 

摘      要:本发明提供一种非易失性大容量高速数据存储装置,包括现场可编程逻辑器件FPGA、eMMC存储芯片、flash、SPI接口,现场可编程逻辑器件FPGA具有SRIO高速通信接口,eMMC存储芯片由高速串行接口和NAND flash组成,现场可编程逻辑器件FPGA通过高速串行接口与所述eMMC存储芯片连接,通过设置由具有SRIO高速通信接口的现场可编程逻辑器件FPGA、存储有用于对现场可编程逻辑器件FPGA进行处理数据、控制、通信的目标识别程序、由高速串行接口和NAND flash组成的eMMC存储芯片构成的非易失性大容量高速数据存储装置,使存储数据时数字信号处理器DSP的数据通过SRIO高速通信接口发送至场可编程逻辑器件FPGA,现场可编程逻辑器件FPGA再通过高速串行接口将数据发送至eMMC存储芯片,保证了传输数据的高速率。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分