咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高速数据加密NVMe-SATA转换器电路 收藏
一种高速数据加密NVMe-SATA转换器电路

一种高速数据加密NVMe-SATA转换器电路

专利申请号:CN201810994587.0

公 开 号:CN109240952B

发 明 人:曲哲 万星 徐川 杨博 许静雯 董其金 郭慧波 邓威 罗崇 安东博 

代 理 人:中国兵器工业集团公司专利中心张然

代理机构:11011 中国兵器工业集团公司专利中心

专利类型:授权发明

申 请 日:20220215

公 开 日:20180827

专利主分类号:G06F13/16(20060101)

关 键 词:加解密 高速缓存寄存器 片内缓存 引擎 系统总控制器 写入 控制器 密钥 系统总线控制器 状态使能信号 初始化配置 加解密处理 加解密运算 控制器输出 引擎控制器 转换器电路 初始密钥 高速数据 计算单元 命令参数 数据格式 数据通过 数据整理 注入单元 注入系统 总控制器 固态盘 配置的 解密 写回 调用 加密 主机 搬运 分发 发送 闲置 查询 

摘      要:本发明公开了一种高速数据加密NVMe‑SATA转换器电路,其中,主机通过NVMe控制器进行初始化配置,密钥注入单元将初始密钥注入系统总控制器进行密钥的分发,NVMe控制器分别将接受的命令与数据通过系统总控制器发送至片内缓存与SATA控制器中,加解密引擎控制器根据系统总控制器配置的命令参数从片内缓存中搬运数据至高速缓存寄存器中去,以及从高速缓存寄存器读取数据,写入至片内缓存中,高速缓存寄存器将数据整理为相应的数据格式写入至加解密计算单元进行加解密处理过程,将结果写回高速缓存寄存器,经SATA控制器写入至固态盘中或将解密的数据经NVMe控制器输出;系统总线控制器查询加解密引擎的状态使能信号,获取每个加解密引擎的状态,并调用闲置的加解密引擎进行加解密运算。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分