咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种用于模拟FIR滤波器的延迟链电路及其实现方法 收藏
一种用于模拟FIR滤波器的延迟链电路及其实现方法

一种用于模拟FIR滤波器的延迟链电路及其实现方法

专利申请号:CN202011212130.3

公 开 号:CN112448696B

发 明 人:秦大威 王丽芳 金锐 

代 理 人:深圳市六加知识产权代理有限公司曲卫涛

代理机构:深圳市六加知识产权代理有限公司

专利类型:授权发明

申 请 日:20220913

公 开 日:20201103

专利主分类号:H03H17/00

关 键 词:组输出 延迟链电路 开关控制信号 输出端口 模拟集成电路设计 模拟FIR滤波器 集成电路芯片 配组 副本 延迟 电路 

摘      要:本发明涉及模拟集成电路设计技术领域,提供了一种用于模拟FIR滤波器的延迟链电路及其实现方法。按照vs1、…、vsn‑1顺序构成第一组输出子信号,且按照相应排列顺序分别与延迟链电路的n‑1个输出端口相连,受所述开关控制信号ck0控制;按照vs2、…、vsn‑1、vs0顺序构成第二组输出子信号,且按照相应排列顺序分别与延迟链电路的n‑1个输出端口相连,受所述开关控制信号ck1控制;按照上述构成第一组输出子信号和第二组输出子信号的关系,完成剩余的n‑2组输出子信号和相应开关的配组。本发明的电路相比于上述延迟链电路,提升了所获得的延迟副本的信号质量,显著缩小了集成电路芯片面积。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分