版权所有:内蒙古大学图书馆 技术提供:维普资讯• 智图
内蒙古自治区呼和浩特市赛罕区大学西街235号 邮编: 010021
专利申请号:CN202110940040.4
公 开 号:CN115694510A
发 明 人:谢仲铭
代 理 人:北京三友知识产权代理有限公司周永君;董骁毅
代理机构:北京三友知识产权代理有限公司
专利类型:发明专利
申 请 日:20230203
公 开 日:20210816
专利主分类号:H03M3/00
关 键 词:延迟组件 存储性 第一级 模拟数字转换器 重置信号 时点 低电压摆幅 内部组件 频率周期 信号噪声 突波 重置 失真 输出
摘 要:本发明实施例提供一种增量型模拟数字转换器,其存储性的第一级非延迟组件收到的第二重置信号的结束时点(由逻辑真变成逻辑伪)相较于其他组件收到的第一重置信号的结束时点多出一个以上的频率周期(即,存储性的第一级非延迟组件的重置时间较其他组件来得久),以借此避免存储性的第一级非延迟组件的输出会有过冲或突波。本发明的增量型模拟数字转换器能够在内部组件有低电压摆幅限制的情况下,仍维持不错的信号噪声失真比。