版权所有:内蒙古大学图书馆 技术提供:维普资讯• 智图
内蒙古自治区呼和浩特市赛罕区大学西街235号 邮编: 010021
专利申请号:CN202211603045.9
公 开 号:CN116112009A
代 理 人:北京同恒源知识产权代理有限公司廖曦
代理机构:北京同恒源知识产权代理有限公司
专利类型:发明专利
申 请 日:20230512
公 开 日:20221213
专利主分类号:H03L7/18
关 键 词:调制器 小数分频 锁相环 锁相环电路 优化设计 整合 调制器输出信号 整体电路结构 环路滤波器 鉴频鉴相器 时钟分频器 压控振荡器 电子电路 调制器级 分频信号 高阶结构 频率输出 相位比较 相位噪声 信号输出 电荷泵 信噪比 传输
摘 要:本发明涉及一种基于Sigma‑delta调制器的小数分频锁相环电路,属于电子电路领域。锁相环的整体电路结构包括时钟分频器、鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和Sigma‑delta调制器。采用基于MASH结构的优化设计,Sigma‑Delta调制器级联实现高阶结构,然后将小数分频的信号输出整合在锁相环当中。通过本发明优化设计的Sigma‑Delta调制器在提高小数分频精度的同时,提高了调制器的信噪比。在锁相环里通过Sigma‑delta调制器输出信号与分频信号进行整合,再传输到PFD与参考信号进行相位比较来控制VCO的频率输出,完成相位噪声良好的高精度高性能锁相环电路。