版权所有:内蒙古大学图书馆 技术提供:维普资讯• 智图
内蒙古自治区呼和浩特市赛罕区大学西街235号 邮编: 010021
专利申请号:CN202223589851.3
公 开 号:CN219107429U
代理机构:上海大邦律师事务所
专利类型:实用新型
申 请 日:20230530
公 开 日:20221231
专利主分类号:H03M1/46
关 键 词:与非门 多相时钟生成电路 电流源模块 比较器 可调 模拟数字转换器 本实用新型 逐次逼近 输出端 非门 输出 控制逻辑电路 控制时钟信号 充放电电路 电源接地端 充电电流 第二信号 非门输出 时钟信号 输出跳变 信号控制 输入端 时长
摘 要:本实用新型揭示了一种逐次逼近式模拟数字转换器及其周期可调多相时钟生成电路,所述周期可调多相时钟生成电路包括:控制逻辑电路、充放电电路、比较器、第一与非门、第一非门、第二与非门、第二非门及电流源模块;所述电流源模块连接第二与非门的电源接地端,所述电流源模块的输入端分别连接比较器的第一输出端输出的第一信号、比较器的第二输出端输出的第二信号及所述第二非门输出端输出的时钟信号,能根据接收的信号控制提供至第二与非门的充电电流,从而控制第二与非门的输出跳变时间,进而控制时钟信号的周期。本实用新型提出的逐次逼近式模拟数字转换器及其周期可调多相时钟生成电路,可根据需要调节时钟的Ts部分时长。