咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的混合精度数据频域卷积加速方法和系统 收藏
基于FPGA的混合精度数据频域卷积加速方法和系统

基于FPGA的混合精度数据频域卷积加速方法和系统

专利申请号:CN202310183770.3

公 开 号:CN116383578A

发 明 人:徐永祺 刘博生 陈逸 袁盛海 

代 理 人:高棋

代理机构:广州粤高专利商标代理有限公司

专利类型:发明专利

申 请 日:20230704

公 开 日:20230227

专利主分类号:G06F17/15

关 键 词:频域 卷积计算 数据计算结果 储存位置 精度数据 数据缓存 卷积 缓存 数据恢复 累加 和频 路由 打包 运算 兼容 储存 

摘      要:本发明提供一种基于FPGA的混合精度数据频域卷积加速方法和系统,该方法包括获取8‑bit数据和16‑bit数据;将每个16‑bit数据均分后和8‑bit数据分别路由至第一储存位置进行缓存;将两个8‑bit数据缓存结果或一个16‑bit数据缓存结果打包至第二储存位置进行储存,之后进行8‑bit数据或16‑bit数据的频域卷积计算、累加操作和数据恢复处理,获得8‑bit数据计算结果或16‑bit数据计算结果,完成混合精度数据的频域卷积计算;本发明能够兼容8‑bit和16‑bit两种数据的频域卷积计算,能够有效提升DSP的利用效率和频域卷积的运算速度。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分