咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >低功耗的多时钟域时钟复位系统及芯片 收藏
低功耗的多时钟域时钟复位系统及芯片

低功耗的多时钟域时钟复位系统及芯片

专利申请号:CN202311566858.X

公 开 号:CN117639749A

发 明 人:马义鹏 丁奕心 郝沁汾 

专利类型:发明专利

申 请 日:20240301

公 开 日:20231123

专利主分类号:H03K17/22

关 键 词:时钟信号 频点 分频电路 多时钟域 分频因子 低功耗 单元控制信息 技术方案要点 芯片技术领域 配置子模块 上控制单元 时钟源单元 单元获取 动态调频 分频单元 复位模块 复位系统 时钟模块 时钟配置 输出配置 灵活的 主功能 子模块 复位 调压 分频 级联 并行 芯片 场景 

摘      要:本发明公开了一种低功耗的多时钟域时钟复位系统及芯片,涉及芯片技术领域,其技术方案要点是:包括时钟模块、复位模块;其中,主功能子模块,设置为硬件块,包括多个依次级联的单元,其中,第一分频单元包括多个并行的具有不同分频因子的第一分频电路;第一分频电路从时钟源单元获取时钟信号,根据分频因子将时钟信号分频后形成不同频点的时钟信号;切频单元从各第一分频电路获取不同频点的时钟信号,并根据从配置子模块获得的切频单元控制信息确定所需频点的时钟信号;片上控制单元从切频单元获取所需频点的时钟信号并进行时钟配置,输出配置后的时钟信号。其特点是为动态调频调压等多时钟域场景提供结构简单、动态灵活的低功耗时钟复位方案。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分