咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种变流器DSP上电复位控制方法 收藏
一种变流器DSP上电复位控制方法

一种变流器DSP上电复位控制方法

专利申请号:CN201611062868.X

公 开 号:CN106933319A

发 明 人:陈立权 张健 赵懿 林资旭 李海东 

代 理 人:关玲

代理机构:11251 北京科迪生专利代理有限责任公司

专利类型:发明申请

申 请 日:20170707

公 开 日:20161125

专利主分类号:G06F1/24(20060101)

关 键 词:监控芯片 双处理器 电源电压 复位脉冲 变流器 低电平 高电平 复位 采集 低速时钟信号 电平状态 复位状态 计数算法 逻辑算法 上电复位 上升沿 脉冲 上电 延迟 输出 位寄存器 监控芯片 双处理器 置位 复位信号 时钟信号 变流器 低电平信号 电源电压 上电复位 低电平 高电平 上升沿 检测 电路实现 复位算法 复位状态 监控电路 逻辑算法 算法检测 清零 上电 算法 延迟 电路 电源 采集 供电 跳出 分配 

摘      要:一种变流器DSP上电复位控制方法,双处理器监控芯片U1与CPLD芯片U2连接,CPLD芯片U2与DSP芯片U3连接,在变流器上电之后,当1.9V电源电压未达到1.68V时,双处理器监控芯片U1产生低电平,CPLD芯片U2采集通过逻辑算法将双处理器监控芯片U1的状态赋值给DSP芯片U3使得DSP芯U3片处于复位状态;当1.9V电源电压达到1.68V时,双处理器监控芯片U1延迟200ms,翻转为高电平,CPLD芯片U2根据采集的上升沿和DSP芯片U3提供的低速时钟信号CLK来进行脉冲计数算法来产生1个高电平为21us,低电平为34us的复位脉冲,复位脉冲通过CPLD芯片U2输出给DSP芯片U3来给DSP芯片U3复位1次,复位完成之后CPLD芯片U2将双处理监控芯片U1的电平状态赋值给DSP芯片U3。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分