咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种固定导通时间控制的降压型DC-DC转换器 收藏
一种固定导通时间控制的降压型DC-DC转换器

一种固定导通时间控制的降压型DC-DC转换器

专利申请号:CN201810476951.4

公 开 号:CN108512422A

发 明 人:马彦昭 叶峥杰 樊晓桠 

代 理 人:华金

代理机构:61204 西北工业大学专利中心

专利类型:发明申请

申 请 日:20180907

公 开 日:20180518

专利主分类号:H02M3/158(20060101)

关 键 词:导通 模拟电感电流 信号叠加电路 产生电路 输出电容 输出电压 纹波信号 等效串联电阻 电感电流纹波 谷值检测电路 逻辑控制电路 时间产生电路 时间控制方式 系统稳定性 比较信号 电感电流 电感电路 反馈信号 谷值电压 谷值信号 检测电路 控制方式 相位信号 直流失调 功率级 降压型 叠加 芯片 驱动 检测 

摘      要:本发明公开了一种固定导通时间的降压型DC‑DC转换器的控制方式。主要解决现有固定导通时间控制方式在使用等效串联电阻小的输出电容时系统稳定性差以及输出电压存在直流失调的技术问题。技术方案是包括功率级、模拟电感电流产生电路、谷值电压检测电路、信号叠加电路、PWM比较器、固定导通时间产生电路、以及驱动和逻辑控制电路。模拟电感电流产生电路产生电感电流的纹波信号,并输入谷值检测电路检测其谷值信号。信号叠加电路产生谷值为零的电感电流纹波信号,并与输出电压的反馈信号叠加产生PWM比较器的比较信号。该方案采用了相位信号产生了电感电路纹波信号,避免在芯片中增加额外的端口,并且适合于任意类型的输出电容。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分