咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >低信噪比SC-FDE系统同步方法及同步装置 收藏
低信噪比SC-FDE系统同步方法及同步装置

低信噪比SC-FDE系统同步方法及同步装置

专利申请号:CN201510350857.0

公 开 号:CN105007150A

发 明 人:董时富 刘咏平 吴嘉谊 

代 理 人:张约宗;纪媛媛

代理机构:深圳市瑞方达知识产权事务所(普通合伙)

专利类型:发明申请

申 请 日:20151028

公 开 日:20150623

专利主分类号:H04L7/00(20060101)

关 键 词:训练序列 数据符号 同步方法 纠正 数据帧 粗频偏估计值 符号定时估计 载波频偏检测 高精度同步 接收数据帧 细频偏估计 粗频偏值 低信噪比 频偏纠正 同步装置 完成信号 细频偏值 相位搜索 循环前缀 并行码 粗频偏 发送端 接收端 频偏 算法 噪声 发送 抵抗 进行 包含 检测 涉及 执行 有效 影响 

摘      要:本发明涉及低信噪比SC-FDE系统同步方法及同步装置。同步方法包括:发送端发送包含第一训练序列A、第二训练序列B、循环前缀CP和数据符号的数据帧,接收端接收数据帧并执行如下步骤:S1.利用第一训练序列A采用并行码相位搜索算法进行数据帧的检测、并获得到粗频偏估计值以纠正粗频偏值从而获得经过粗频偏纠正之后的数据符号;S2.利用第二训练序列B进行细频偏估计,以纠正细频偏值从而获得经过细频偏纠正之后的数据符号;及S3.利用第二训练序列B进行符号定时估计。实施本发明可以有效地抵抗噪声的影响,并且可以实现较大载波频偏检测范围,纠正足够大的频偏,完成信号的高精度同步。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分