咨询与建议

限定检索结果

文献类型

  • 40 篇 期刊文献
  • 3 篇 会议

馆藏范围

  • 43 篇 电子文献
  • 0 种 纸本馆藏

日期分布

学科分类号

  • 43 篇 工学
    • 34 篇 计算机科学与技术...
    • 18 篇 软件工程
    • 6 篇 电子科学与技术(可...
    • 4 篇 机械工程
    • 3 篇 控制科学与工程
    • 1 篇 信息与通信工程
    • 1 篇 建筑学
  • 3 篇 管理学
    • 3 篇 管理科学与工程(可...
  • 1 篇 军事学
    • 1 篇 军队指挥学
  • 1 篇 艺术学
    • 1 篇 设计学(可授艺术学...

主题

  • 3 篇 验证
  • 3 篇 遗传算法
  • 2 篇 多核
  • 2 篇 覆盖率驱动的测试...
  • 2 篇 页交换
  • 2 篇 龙芯
  • 2 篇 物理设计
  • 2 篇 容错
  • 2 篇 轮询
  • 2 篇 龙芯1号处理器
  • 2 篇 随机测试生成
  • 2 篇 设计重用
  • 2 篇 异构多核
  • 2 篇 性能分析
  • 2 篇 nvme ssd
  • 2 篇 推测机制
  • 2 篇 超低延迟ssd
  • 2 篇 覆盖率模型
  • 2 篇 vlsi
  • 2 篇 低功耗设计

机构

  • 15 篇 中国科学院研究生...
  • 15 篇 中国科学院计算技...
  • 12 篇 中国科学院计算技...
  • 8 篇 中国科学院大学
  • 7 篇 中国科学技术大学
  • 5 篇 北京龙芯中科技术...
  • 5 篇 中国科学院计算技...
  • 3 篇 中国科学院计算技...
  • 2 篇 龙芯中科技术有限...
  • 2 篇 先进微处理器技术...
  • 2 篇 安徽省计算与通信...
  • 2 篇 阜阳师范大学
  • 2 篇 中国科学院计算技...
  • 2 篇 处理器芯片全国重...
  • 2 篇 中国科学院计算机...
  • 1 篇 中国科学院计算技...
  • 1 篇 国家计算机网络应...
  • 1 篇 中国科学院计算技...
  • 1 篇 中国科学院计算技...
  • 1 篇 中国科学院计算技...

作者

  • 6 篇 陈云霁
  • 6 篇 沈海华
  • 4 篇 钱诚
  • 4 篇 胡伟武
  • 3 篇 杨梁
  • 3 篇 张戈
  • 3 篇 高翔
  • 3 篇 许彤
  • 3 篇 范东睿
  • 2 篇 张锋
  • 2 篇 黄琨
  • 2 篇 支天
  • 2 篇 孟海波
  • 2 篇 赵继业
  • 2 篇 范宝峡
  • 2 篇 叶笑春
  • 2 篇 张志敏
  • 2 篇 马麟
  • 2 篇 顾乃杰
  • 2 篇 邹琼

语言

  • 43 篇 中文
检索条件"机构=中国科学院计算技术研究所微处理器技术研究中心"
43 条 记 录,以下是1-10 订阅
排序:
基于超低延迟SSD的页交换机制关键技术
收藏 引用
计算研究与发展 2024年 第3期61卷 557-570页
作者: 王紫芮 蒋德钧 中国科学院计算技术研究所先进计算机系统研究中心 北京100190 处理器芯片全国重点实验室(中国科学院计算技术研究所) 北京100190 中国科学院大学计算机科学与技术学院 北京100049
随着内存密集型应用的快速发展,应用对单机内存容量的需求日益增大.然而,受到颗粒密度的限制,内存容量的扩展度较低.页交换机制是进行内存扩展的经典技术,该机制通过将较少使用的内存页面暂存在存储设备,以达到扩展内存的目的.过去页交... 详细信息
来源: 评论
一种基于自适应PoT量化的无乘法神经网络训练方法
收藏 引用
技术通讯 2024年 第6期34卷 567-577页
作者: 刘畅 张蕊 支天 中国科学院大学 北京100049 中国科学院计算技术研究所智能处理器研究中心 北京100190 中国科学院计算技术研究所处理器芯片全国重点实验室 北京100190
当前的深度神经网络的训练过程中需要包含大量的全精度乘累加(MAC)操作,导致神经网络模型的线性层(包含卷积层和全连接层)的计算过程需的能耗占整体能耗的绝大部分,达90%以上。本文提出了一种自适应逐层缩放的量化训练方法,可支持在... 详细信息
来源: 评论
基于超低延迟SSD的页交换关键技术
收藏 引用
计算研究与发展 2024年
作者: 王紫芮 * 蒋德钧 先进计算机系统研究中心(中国科学院计算技术研究所) 处理器芯片全国重点实验室(中国科学院计算技术研究所) 中国科学院大学
随着内存密集型应用的快速发展,应用对单机内存容量的需求日益增大.然而,受到颗粒密度的限制,内存容量的扩展度较低.页交换机制是进行内存扩展的经典技术,该机制通过将较少使用的内存页面暂存在存储设备,以达到扩展内存的目的.过... 详细信息
来源: 评论
二进制张量分解法简化神经网络推理计算
收藏 引用
技术通讯 2022年 第7期32卷 687-695页
作者: 郝一帆 杜子东 支天 中国科学院计算技术研究所智能处理器研究中心 北京100190 中国科学院大学 北京100049
针对现有的简化神经网络推理计算方法面临模型精度下滑及重训练带来的额外开销问题,本文提出一种在比特级减少乘积累加运算(MAC)的乘加操作数的二进制张量分解法(IBTF)。该方法利用张量分解消除多个卷积核之间由于权值比特位重复导致的... 详细信息
来源: 评论
具有关键路径检测功能的脉冲触发电路及应用
收藏 引用
计算机辅助设计与图形学学报 2019年 第12期31卷 2197-2206页
作者: 石瑞恺 王昊 杨梁 章隆兵 中国科学院计算技术研究所计算机体系结构国家重点实验室 北京100190 中国科学院计算技术研究所微处理器研究中心 北京100190 中国科学院大学计算机科学与技术学院 北京100049 龙芯中科技术有限公司 北京100190
由于在实际生产和工作过程中受到多种复杂因素的影响,集成电路的关键路径会发生不确定的变化.这导致时序分析结果出现较大偏差,芯片的硅前-硅后一致性难以保证.为此,提出一种具备关键路径检测功能的脉冲触发电路.该电路复用功能模式... 详细信息
来源: 评论
基于推测机制异构多核处理器容错方法与仿真
收藏 引用
系统仿真学报 2019年 第12期31卷 2685-2695页
作者: 余世干 唐志敏 叶笑春 范东睿 中国科学院计算技术研究所计算机体系结构国家重点实验室 北京100190 中国科学院大学计算机控制与工程学院 北京100049 先进微处理器技术国家工程实验室 四川成都610218 阜阳师范大学信息工程学院 安徽阜阳236041
异构多核是处理器重要方向之一,却面临着瞬态故障频发问题,传统TMR(三模冗余)是主要解决办法,但有效率低,功耗高特点,提出基于推测机制高性能容错调度算法FTSAS。各异构核独立执行任务,记录最先完成核的状态值,采用前向推测法继续执行... 详细信息
来源: 评论
基于推测机制异构多核处理器容错方法与仿真
基于推测机制异构多核处理器容错方法与仿真
收藏 引用
新一代人工智能引领下的建模仿真技术国际工程科技高端论坛暨中国仿真大会2019
作者: 余世干 唐志敏 叶笑春 范东睿 中国科学院计算技术研究所计算机体系结构国家重点实验室 北京 100190 中国科学院大学计算机控制与工程学院 北京 100049 先进微处理器技术国家工程实验室 四川 成都 610218 阜阳师范大学 中国科学院计算技术研究所计算机体系结构国家重点实验室 北京 100190 中国科学院大学计算机控制与工程学院 北京 100049 先进微处理器技术国家工程实验室 四川 成都 610218 中国科学院计算技术研究所计算机体系结构国家重点实验室 北京 100190 中国科学院大学计算机控制与工程学院 北京 100049
异构多核是处理器重要方向之一,却面临着瞬态故障频发问题,传统TMR(三模冗余)是主要解决办法,但有效率低,功耗高特点,提出基于推测机制高性能容错调度算法FTSAS.各异构核独立执行任务,记录最先完成核的状态值,采用前向推测法继续执行下... 详细信息
来源: 评论
HEVC分像素插值与自适应环路滤波融合结构设计
收藏 引用
计算机辅助设计与图形学学报 2014年 第3期26卷 493-501页
作者: 李轶夫 蒋毅飞 陈李维 刘宏伟 中国科学院计算技术研究所微处理器技术研究中心 北京100190 中国科学院大学 北京100049 龙芯中科技术有限公司 北京100190 国家计算机网络应急技术处理协调中心 北京100029 上海高性能集成电路设计中心 上海201204
在高效率视频编码(HEVC)的解码过程中,分像素插值和自适应环路滤波(ALF)是计算密集度最高的2个环节.针对传统的滤波设计方法学在硬件资源优化方面存在的不足,提出一种HEVC分像素插值与ALF融合的滤波结构设计.通过分析传统滤波结构及... 详细信息
来源: 评论
超大规模集成电路可调试性设计综述
收藏 引用
计算研究与发展 2012年 第1期49卷 21-34页
作者: 钱诚 沈海华 陈天石 陈云霁 中国科学院计算机系统结构重点实验室 北京100190 中国科学院计算技术研究所微处理器技术研究中心 北京100190 中国科学院研究生院 北京100049
随着硬件复杂度的不断提高和并行软件调试的需求不断增长,可调试性设计已经成为集成电路设计中的重要内容.一方面,仅靠传统的硅前验证已经无法保证现代超大规模复杂集成电路设计验证的质量,因此作为硅后验证重要支撑技术的可调试性设计... 详细信息
来源: 评论
一种用于通用处理器结构优化的矩阵乘法性能模型
收藏 引用
小型微型计算机系统 2012年 第5期33卷 981-986页
作者: 朱海涛 李玲 陈云霁 钱诚 中国科学技术大学计算机科学与技术学院 合肥230027 中国科学院计算技术研究所微处理器中心 北京100190
矩阵乘法作为高性能计算中的关键组成部分,是一种具有计算和访存密集特点的典型应用,因此优化矩阵乘法的性能对通用处理器是非常重要的.为了提高矩阵乘法的性能,本文提出了一种性能模型,用于预测通用处理器上矩阵乘法的执行时间.该模型... 详细信息
来源: 评论